经产观察
IT资讯
IT产业动态
业界
网站运营
站长资讯
互联网
国际互联网新闻
国内互联网新闻
通信行业
通信设备
通信运营商
消费电子
数码
家电
数码

数码灿芯半导体运用Cadence数字设计实现和Signoff工具提升了4个SoC设计项目的质量并缩短了上市时间

作者:habao 来源: 日期:2015-3-2 12:31:08 人气:
重庆中考论坛zslpsh,重庆学校zslpsh,重庆学校zslpsh,重庆市中学生网,重庆中学生网,重庆中学生网站,重庆中学生网好,重庆中学生学习网,重庆中学学习网,重庆中学生网家教,重庆中学生论坛,重庆学生zslpsh,重庆高考论坛zslpsh,重庆中学排名zslpsh,重庆中学zslpsh,重庆中学生,重庆学生网中考,重庆中考zslpsh,重庆中学生交友,重庆初中生,重庆中学生学习网,重庆土话网,西南云南方言网,最新电影淘娱淘乐,tianyanmao.cn,重庆18680好,岳阳yy房产网,重庆18680,云南西南方言网,网店taoyutaole,电影淘娱淘乐,最新电影淘娱淘乐,电影淘娱淘乐,娱乐资讯taoyutaole,影视淘娱淘乐,taoyutaole笑话,taoyutaole淘娱淘乐,娱乐taoyutaole,时尚taoyutaole,重庆生活新闻,贵州西南方言网,027旅游新闻网,重庆特产18680,0871昆明旅游人才网,重庆生活18680好,观赏虾之家zadull,022天津交友,022天津交友网,水草造景zadull,18680重庆特产,0755深圳交友网,0755深圳旅游招聘,0755深圳旅游招聘网,0755深圳旅游新闻

  Cadence今天宣布灿芯半导体(Brite Semiconductor Corporation)运用Cadence® 数字设计实现和signoff工具,完成了4个28nm系统级芯片(SoC)的设计,相比于先前的设计工具,使其产品上市时间缩短了3周。通过使用Cadence设计工具,灿芯半导体的设计项目实现了提升20%的性能和节省10%的功耗。

  本文引用地址:灿芯半导体使用Cadence Encounter® 数字设计实现系统用于物理实现、Cadence Voltus IC电源完整性解决方案用于电源signoff和设计。Encounter数字设计实现系统结合GigaOpt径驱动优化和CCOpt并发时钟数据径优化的方案,使灿芯半导体能同时实现提高性能和降低功耗。此外,Voltus IC电源完整性解决方案使灿芯半导体能在设计早期就可以验证设计功能是否符合预期,从而大大降低在设计后期失败的风险、最终缩短整个开发时间。有关Encounter数字实现系统详细信息请查询Cadence网站:有关Voltus IC电源完整性解决方案的详细信息请查询:。

  “在竞争白热化的移动设备市场中,用对工具很重要,使用正确的数字设计实现和signoff工具能让我们在竞争中保持领先。”灿芯半导体(Brite Semiconductor)首席营运官徐滔先生表示:“Cadence Encounter数字设计实现系统和Voltus IC电源完整性解决方案的出色效率能帮助我们达成目标,不仅使性能和功耗实现最优化,同时缩短10%的产品上市时间并强化了我们设计的可靠性。”

  “Cadence的工具帮助灿芯半导体提升了他们的设计品质和工程效率,令他們按时完成了28nmSoC的设计。” Cadence设计与Signoff事业部资深副总裁Anirudh Devgan博士表示:“节省3周的设计时间代表灿芯半导体能够执行更多更创新设计项目,他们有能力让更多的设计项目更快上市。”

关键词:数码
推荐文章